## Arquitectura de Computadores

Lenguaje Ensamblador

Basado en texto: "*Digital Design and Computer Architecture*, 2<sup>nd</sup> Edition", David Money Harris and Sarah L. Harris

Chapter 6 <1>

# mputer Architectur

## Tópicos

- Introducción
- Lenguaje Ensamblador
- · Lenguaje de Maquina
- Programación
- Modos de Direccionamiento
- Luz, Cámara y Acción: Compilar, Ensamblar, & Cargar
- Misceláneo



Chapter 6 <2>

## Introducción

- Subamos algunos niveles de abstracción
- Arquitectura: La vista del programador del computador
  - Esta definida por la ubicación de los operandos & instrucciones
- Micro-arquitectura: como implementar una arquitectura en hardware (se cubrirá en el próximo capitulo)

| Application<br>Software | programs                  |
|-------------------------|---------------------------|
| Operating<br>Systems    | device drivers            |
| Architecture            | instructions<br>registers |
| Micro-<br>architecture  | datapaths<br>controllers  |
| Logic                   | adders<br>memories        |
| Digital<br>Circuits     | AND gates<br>NOT gates    |
| Analog<br>Circuits      | amplifiers<br>filters     |
| Devices                 | transistors<br>diodes     |
| Physics                 | electrons                 |

Chapter 6 <3>

# computer Architectur

## Lenguaje Ensamblador

- Instrucciones: comandos de un lenguaje de un computador
  - Lenguaje Ensamblador (Assembly): instrucciones definidas en un formato comprensible por un ser humano
  - Lenguaje de maquina: formato comprensible para un computador (1's y 0's)
- Arquitectura MIPS:
  - Desarrollado por John Hennessy y sus colegas en Stanford en los 1980's.
  - Ha sido usado en sistemas comerciales, que incluyen a Silicon Graphics, Nintendo, y Cisco Chapter 6 <4>

## John Hennessy

- Rector de Stanford University
- Profesor de Ingeniería Eléctrica y Ciencias de la Computación en Stanford desde 1977
- Có-invento el set reducido de instrucciones para un computador (RISC) con David Patterson
- Desarrollo la arquitectura MIPS en Stanford en 1984 y cofundo la empresa MIPS Computer Systems
- Al año 2004, mas de 300 millones de microprocesadores MIPS han sido vendidos



Chapter 6 <5>

# mputer Architectur

## Principios de Diseño de una Arquitectura

Los principios de diseño definidos por Hennessy y Patterson son:

- 1.La simplicidad favorece la regularidad
- 2.Haz que el caso común opere con rapidez
- 3. Mientras mas pequeño es mas rápido
- 4.Un buen diseño demanda buenos compromisos

Chapter 6 <6>

## Instrucciones: Suma

Código C a = b + c; Código Ensamblador MIPS add a, b, c

- add: mnemotecnia que indica la operación a realizar
- b, c: operandos de entrada (a los cuales se realizara la operación)
- a: operando destino (al cual se le escribirá el resultado)

Chapter 6 <7>

# computer Architectur

## Instrucciones: Resta

Similar a la suma – solo cambio mnemotécnico

Código C a = b - c; Código Ensamblador MIPS

sub a, b, c

- sub: mnemotecnia
- b, c: operandos de origen
- a: operando destino

Chapter 6 <8>

## Principio de Diseño1

## La simplicidad favorece la regularidad

- Formato de instrucción consistente
- El mismo numero de operandos (dos de origen y uno de destino)
- Facilita la codificación y el manejo en hardware

Chapter 6 <9>

# computer Architectur

## Múltiples Instrucciones

 Un código complejo es manejado por múltiples instrucciones MIPS

Código C a = b + c - d;

Codigo Ensamblador MIPS

add t, b, c # t = b + csub a, t, d # a = t - d

Chapter 6 <10>

## Principio de Diseño 2

## Haz que el caso común opere con rapidez

- MIPS incluye solo instrucciones simples y que son comúnmente usadas
- El hardware para decodificar y ejecutar las instrucciones debe ser simple, pequeño y rápido
- Las instrucciones mas complejas (que son las menos comunes) son realizadas con múltiples instrucciones simples
- MIPS es un reduced instruction set computer (RISC), con un pequeño numero de instrucciones simples
- Otras arquitecturas, tales como x86 de Intel, son complex instruction set computers (CISC)

Chapter 6 <11>

# omputer Architectur

## **Operandos**

- La ubicación de un operando: ubicación física en el computador
  - Registros
  - Memoria
  - Constantes (también llamadas inmediatos)

Chapter 6 <12>

## Operandos: Registros

- MIPS tiene 32 registros de 32-bit
- Los registros son mas rápidos que la memoria
- Se dice que MIPS es una "arquitectura de 32-bit" porque opera con datos de





Chapter 6 <13>

# computer Architectui

## Principio de Diseño 3

## Mientras mas pequeño es mas rápido

 MIPS incluye solo un pequeño numero de registros

Chapter 6 <14>

## Conjunto de Registros de MIPS

| Nombre                   | Numero del Registro | Uso                        |
|--------------------------|---------------------|----------------------------|
| \$.                      | 0                   | El valor constante 0       |
| \$ at                    | 1                   | assembler temporal         |
| \$ v. +\$ v/             | 2-3                 | Valores de retorno función |
| \$ a. +\$ a1             | 4-7                 | Argumentos función         |
| \$ t. +\$ t5             | 8-15                | temporales                 |
| \$ s. <del>\\$</del> s5  | 16-23               | Variables guardadas        |
| \$ t6 <del>- \$</del> t7 | 24-25               | mas temporales             |
| \$ k. +\$ k/             | 26-27               | Temporales del SO          |
| \$ gp                    | 28                  | Puntero global             |
| \$ sp                    | 29                  | stack pointer              |
| \$ fp                    | 30                  | frame pointer              |
| \$ ra                    | 31                  | Dirección retorno función  |

Chapter 6 <15>

# mputer Architectur

## Operandos: Registros

- Registros:
  - \$ antes del nombre
  - Ejemplo: \$0, "registro cero", "dolar cero"
- Los registros son usados para propósitos específicos:
  - \$0 siempre guarda el valor constante 0.
  - Los *registros de guarda*, \$ s. +\$ s5, se usan para almacenar variables
  - Los registros temporales, \$t0 \$t9, se usan para guardar valores intermedios durante un gran computo
  - Discutiremos los otros después

Chapter 6 <16>

## Instrucciones con Registros

Revisemos la instrucción add

### Código C

a = b + c

### Código ensamblador MIPS

# \$s0 = a, \$s1 = b, \$s2 = c add \$s0, \$s1, \$s2

Chapter 6 <17>

# mputer Architectur

## Operandos: Memoria

- Tenemos tan solo 32 registros para almacenar muchos datos
- Almacene la mayoría de los datos en memoria
- Si bien la memoria es grande, pero es lenta
- Mantenga las variables de mayor uso en registros

Chapter 6 <18>

## Memoria direccionable por palabras

 Cada palabra de datos de 32 bits tiene una dirección única

| Word Address |   |   |   | Da | ta |   |   |   |        |
|--------------|---|---|---|----|----|---|---|---|--------|
| •            |   |   |   |    | •  |   |   |   |        |
| •            |   |   |   | •  |    |   |   |   |        |
| •            |   |   |   | •  |    |   |   |   |        |
| 00000003     | 4 | 0 | F | 3  | 0  | 7 | 8 | 8 | Word 3 |
| 00000002     | 0 | 1 | Е | Ε  | 2  | 8 | 4 | 2 | Word 2 |
| 0000001      | F | 2 | F | 1  | Α  | С | 0 | 7 | Word 1 |
| 00000000     | A | В | С | D  | Ε  | F | 7 | 8 | Word 0 |

**Nota:** MIPS usa memoria direccionable por bytes. Tocaremos este punto próximamente

Chapter 6 <19>

## Architectur

### Leyendo una Memoria Direccionable por Palabras

- A la lectura de memoria se le llama load
- Mnemotecnia: load word (lw)
- Formato:

lw \$s0, 5(\$t1)

- Calculo dirección:
  - sume a la dirección base (\$t1) la compensación (offset) (5)
  - dirección = (\$t1 + 5)
- Resultado:
  - \$s0 guarda el valor leído de la dirección (\$t1 + 5)

**Cualquier registro** podría ser usado para la dirección base

Chapter 6 <20>

### Leyendo una Memoria Direccionable por Palabra

- Ejemplo: Lea una palabra de datos de la dirección de memoria 1 y guárdelo en el registro \$s3
  - dirección = (\$0 + 1) = 1
  - \$s3 = 0xF2F1AC07 luego de cargar/leer

### Código Ensamblador

lw \$s3, 1(\$0) # lee de dirección 1 una palabra que se guarda en \$s3

|           |     |   | ıta | Da |   |   |   | Word Address |  |
|-----------|-----|---|-----|----|---|---|---|--------------|--|
|           |     |   |     | •  |   |   |   | •            |  |
|           |     |   |     | •  |   | • |   |              |  |
|           |     |   |     |    |   |   |   | •            |  |
| 8 Word    | 8 8 | 7 | 0   | 3  | F | 0 | 4 | 00000003     |  |
| 4 2 Word  | 4 2 | 8 | 2   | Ε  | Ε | 1 | 0 | 0000002      |  |
| 7 Word    | 0 7 | С | Α   | 1  | F | 2 | F | 0000001      |  |
| 7 8 Word  | 7 8 | F | Ε   | D  | С | В | Α | 00000000     |  |
| Chapter 6 | Cha |   |     |    |   |   |   |              |  |
|           |     |   |     |    |   |   |   |              |  |

# mputer Architectur

### Escribiendo una Memoria Direccionable por Palabra

- Las escrituras de memoria se llaman store
- Mnemotecnia: store word (sw)

Chapter 6 <22>

### Escribiendo una Memoria Direccionable por Palabra

- Ejemplo: Escriba (guarde) el valor de \$t4 en la direccion de memoria 7
  - Sume a la dirección base (\$0) el offset (0x7) dirección: (\$0 + 0x7) = 7

El offset puede ser escrito en decimal (por defecto) o hexadecimal

### **Codigo Ensamblador**

sw \$t4, 0x7(\$0) # escriba la palabra en \$t4 # a la dirección de memoria 7

| Dala            |                                                       |
|-----------------|-------------------------------------------------------|
| •               | •                                                     |
| •               | •                                                     |
| •               | •                                                     |
| 40F30788        | Word 3                                                |
| 0 1 E E 2 8 4 2 | Word 2                                                |
| F 2 F 1 A C 0 7 | Word 1                                                |
| ABCDEF78        | Word 0                                                |
|                 | 4 0 F 3 0 7 8 8<br>0 1 E E 2 8 4 2<br>F 2 F 1 A C 0 7 |

Chapter 6 <23>

## Memoria Direccionable por Byte

- Cada byte de datos tiene una direccion única
- Load/store palabras o bytes: load byte (lb) y store byte (sb)
- Palabra de 32-bit = 4 bytes, luego las direcciones de palabras se incrementan en 4



### Leyendo una Memoria Direccionable por Byte

- La dirección de palabra en memoria debe ser ahora multiplicada por 4.
- · Ejemplo,
  - La dirección de memoria de la palabra
     2 es 2 × 4 = 8
  - La dirección de memoria de la palabra 10 es 10 × 4 = 40 (0x28)
- MIPS es direccionable por BYTE, no es direccionable por palabra (word)

Chapter 6 <25>

# nputer Architectur

### Leyendo una Memoria Direccionable por Byte

- **Ejemplo:** Cargue la palabra de datos ubicada en la dirección de memoria 4 en \$s3.
- \$s3 guarda el valor 0xF2F1AC07 al momento de la carga

### **Codigo Ensamblador MIPS**

lw \$s3, 4(\$0) # lee palabra de la dirección 4 y la escribe en \$s3



Chapter 6 <26>

### Escribiendo una Memoria Direccionable por Byte

 Ejemplo: guarde el valor almacenado en \$t7 en la dirección de memoria 0x2C (44)

### Código Ensamblador MIPS

sw \$t7, 44(\$0) # escribe \$t7 en la dirección 44

| Word Address    |   |   |   | Da | ıta |   |   |   |        |  |
|-----------------|---|---|---|----|-----|---|---|---|--------|--|
| •               |   |   |   | •  |     |   |   |   |        |  |
| •               |   |   |   | •  |     |   |   |   |        |  |
| •               |   |   |   | •  |     |   |   |   |        |  |
| 000000C         | 4 | 0 | F | 3  | 0   | 7 | 8 | 8 | Word 3 |  |
| 80000008        | 0 | 1 | Ε | Ε  | 2   | 8 | 4 | 2 | Word 2 |  |
| 00000004        | F | 2 | F | 1  | Α   | С | 0 | 7 | Word 1 |  |
| 00000000        | Α | В | С | D  | Ε   | F | 7 | 8 | Word 0 |  |
| width = 4 bytes |   |   |   |    |     |   |   |   |        |  |

Chapter 6 <27>

## ter Architectur

## Memoria Big-Endian & Little-Endian

- ¿Como enumerar los bytes de una palabra?
- Little-endian: la enumeración de los bytes parte por el final de la fila o extremo derecho (menos significativo)
- Big-endian: la enumeración de los byte parte por el comienzo de la fila o extremo izquierdo (el mas significativo)
- La dirección de una palabra es la misma para bigendian y little-endian

| В | ıg      | -EI       | ndi | an  | L               | ittle | 9-E        | :nc | liai | • |  |  |
|---|---------|-----------|-----|-----|-----------------|-------|------------|-----|------|---|--|--|
|   | ļ       | By<br>Add | res | S   | Word<br>Address | ,     |            |     |      |   |  |  |
|   |         | :         | :   |     | :               | <br>  | :          | :   |      |   |  |  |
|   | C D E F |           |     |     | С               | F     | Е          | D   | C    |   |  |  |
|   | 8 9 A B |           |     | В   | 8               | В     | Α          | 9   | 8    |   |  |  |
|   | 4 5 6 7 |           |     |     | 4               | 7     | 6          | 5   | 4    |   |  |  |
|   | 0       | 1         | 2   | 3   | 0               | 2     | 1          | 0   |      |   |  |  |
| M | ISE     | 3         |     | _SE | Ch              | WSE   | <b>3</b> 6 | <2  | 88B  |   |  |  |

## Memoria Big-Endian & Little-Endian

- En "Los viajes de Gulliver" de Jonathan Swift: Los "Little-Endians" rompieron sus huevos en el extremo menor del huevo y los Big-Endians rompieron sus huevos en extremo mayor
- Realmente no importa cual tipo de direccionamiento se use – ¡excepto cuando dos sistemas requieren compartir datos!

| ь       | 31g     | -EI     | nd          | an  | l               | Little-Endian |                 |      |     |      |  |  |
|---------|---------|---------|-------------|-----|-----------------|---------------|-----------------|------|-----|------|--|--|
|         | Á       | -       | /te<br>res: | S   | Word<br>Address | Á             | Byte<br>Address |      |     |      |  |  |
|         | <br>    | ;       | :           |     | :               | 1             | :               |      |     | <br> |  |  |
|         | C D E F |         |             |     | С               | F             | Е               | D    | С   |      |  |  |
|         | 8       | 8 9 A B |             | 8   | В               | Α             | 9               | 8    |     |      |  |  |
|         | 4       | 5       | 6           | 7   | 4               | 7             | 6               | 5    | 4   |      |  |  |
|         | 0       | 1       | 2           | 3   | 0               | 3             | 2               | 1    | 0   |      |  |  |
| MSB LSB |         |         |             | LSB | }               | MSE           |                 |      | _SE |      |  |  |
|         |         |         |             |     |                 | (             | Cha             | pter | 6 < | <29> |  |  |

# omputer Architectur

## Ejemplo Big-Endian & Little-Endian

- Suponga que \$t0 inicialmente contiene el valor 0x23456789
- Después de ejecutar el siguiente código en un sistema big-endian, ¿que valor tiene \$s0?
- Y ¿cual tendría en un sistema little-endian?
   sw \$t0, 0(\$0)
   lb \$s0, 1(\$0)

Chapter 6 <30>

## Ejemplo Big-Endian & Little-Endian

- Suponga que \$t0 inicialmente contiene el valor 0x23456789
- Después de ejecutar el siguiente código en un sistema big-endian, ¿que valor tiene \$s0?
- Y ¿cual tendría en un sistema little-endian?
   sw \$t0, 0(\$0)
   lb \$s0, 1(\$0)
- Big-endian: 0x00000045
- Little-endian: 0x0000067

|              | Big | -E | ndi | ian | Little-Endian |    |     |    |        |              |
|--------------|-----|----|-----|-----|---------------|----|-----|----|--------|--------------|
|              |     |    |     |     | Word          |    |     |    |        |              |
| Byte Address |     |    |     |     | Address       | 3  | 2   | 1  | 0      | Byte Address |
| Data Value   | 23  | 45 | 67  | 89  | 0             | 23 | 45  | 67 | 89     | Data Value   |
| MSB LSB      |     |    |     |     | MSI           | 3  | Cha | SB | 6 <31> |              |

# mputer Architectur

## Principio de Diseño 4

## Un buen diseño demanda buenos compromisos

- Formatos de múltiples instrucciones permite flexibilidad
  - add, sub: use 3 operandos de registros
  - lw, sw: use 2 operandos de registros y una constante
- El numero de formatos de instrucciones se mantiene bajo
  - Para adherir a los principios de diseño 1 y
     3 (simplicidad favorece regularidad y mientras mas pequeño es mas rápido).

### Operandos: Constantes/Inmediatos

- lw y sw usan constantes o inmediatos
- Están *inmediatamente* disponibles en la instrucción
- Números en complemento dos de 16 bits
  - addi: suma inmediata
- ¿Es restar inmediatamente (subi) necesario?

Código C Código Ensamblador MIPS # \$s0 = a, \$s1 = b addi \$s0, \$s0, 4 b = a - 12; addi \$s1, \$s0, -12

Chapter 6 <33>

# puter Architectur

## Lenguaje de Maquina

- Representación binaria de las instrucciones
- Un computador solo entiende 1's y 0's
- Instrucciones de 32-bit
  - Simplicidad favorece regularidad: instrucciones & datos de 32-bit data
- 3 formatos de instrucciones:
  - Tipo R: operandos de registros
  - Tipo I: operando inmediato
  - **Tipo J:** para saltos (lo discutiremos

## Tipo R

- Tipo-Registros
- 3 operandos de registros:
  - rs, rt: registros de origen
  - rd: registros de destino
- Otros campos:
  - op: el código de operación o opcode (0 para instructiones tipo R)
  - funct: la función con opcode, le dice al computador que operación realizar
  - shamt: la cantidad de desplazamiento para las instrucciones shift, si no hay se coloca 0

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

Chapter 6 <35>

# omputer Architectur

## Ejemplo Tipo R

### **Assembly Code**

add \$s0, \$s1, \$s2 sub \$t0, \$t3, \$t5

### Field Values

| ор     | rs     | rt     | rd     | shamt  | funct  |  |  |
|--------|--------|--------|--------|--------|--------|--|--|
| 0      | 17     | 18     | 16     | 0      | 32     |  |  |
| 0      | 11     | 13     | 8      | 0      | 34     |  |  |
| 6 hite | 5 hite | 5 hite | 5 hite | 5 hite | 6 hitc |  |  |

### **Machine Code**

| ор     | rs     | rt     | rd     | shamt  | funct  |              |
|--------|--------|--------|--------|--------|--------|--------------|
| 000000 | 10001  | 10010  | 10000  | 00000  | 100000 | (0x02328020) |
| 000000 | 01011  | 01101  | 01000  | 00000  | 100010 | (0x016D4022) |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |              |

**Note el** orden de los registros en el código ensamblador:

add rd, rs, rt

Chapter 6 <36>

## Tipo I

- Tipo Inmediato
- 3 operandos:
  - rs, rt: operandos de registros
  - imm: inmediato de 16-bit en complemento dos
- Otros campos:
  - op: el opcode
  - La simplicidad favorece la regularidad: todas las instrucciones tienen opcode
  - Una operación esta completamente definida por su opcode

### **I-Type**

| op     | rs     | rt     | imm     |
|--------|--------|--------|---------|
| 6 bits | 5 bits | 5 bits | 16 bits |

Chapter 6 <37>

## Ejemplos Tipo I

### **Assembly Code**

addi \$s0, \$s1, 5 addi \$t0, \$s3, -12 \$t2, 32(\$0)

\$s1, 4(\$t1)

### Field Values

| op     | IS     | π      | ımm     |
|--------|--------|--------|---------|
| 8      | 17     | 16     | 5       |
| 8      | 19     | 8      | -12     |
| 35     | 0      | 10     | 32      |
| 43     | 9      | 17     | 4       |
| 6 bits | 5 bits | 5 bits | 16 bits |

5 bits 5 bits 16 bits

### Note la diferencia en el orden de los registros en el assembler y en los códigos de maquina:

addi rt, rs, imm

lw rt, imm(rs)

sw rt, imm(rs)

### **Machine Code**

| ор     | rs     | rt     | imm                 |              |
|--------|--------|--------|---------------------|--------------|
| 001000 | 10001  | 10000  | 0000 0000 0000 0101 | (0x22300005) |
| 001000 | 10011  | 01000  | 1111 1111 1111 0100 | (0x2268FFF4) |
| 100011 | 00000  | 01010  | 0000 0000 0010 0000 | (0x8C0A0020) |
| 101011 | 01001  | 10001  | 0000 0000 0000 0100 | (0xAD310004) |
| 6 bits | 5 bits | 5 bits | 16 bits             |              |

Chapter 6 <38>

# Lenguaje de Maquina: Tipo J Tipo Salto (Jump) El operando es una direccion de 26-bit (addr) Se usa para instrucciones "jump" (j) J-Type op addr 6 bits Chapter 6 < 39>



## Potencia de un Programa Almacenado

- Las instrucciones & datos de 32-bit instrucciones & son almacenados en memoria
- La secuencia de instrucciones: es la única diferencia entre dos aplicaciones
- Para ejecutar un programa:
  - No se requiere de un re-cableado
  - Simplemente guarde el nuevo programa en memoria
- Ejecución de un programa:
  - El Procesador busca (fetch/lee) las
     instrucciones de la memoria en secuencia



### Interpretando el código de maquina

- Comience por el opcode: nos dice como parsear el resto
- Si el opcode es todo 0's
  - Instrucción tipo R
  - Los bits de función nos dice la operación
- Sino

- El opcode nos dirá que operación es

Operación

(0x2237FFF1)

O01000 10001 10111 1111 1111 1111 1001

2 2 3 7 F F F F 1

(0x02F34022)

Operación

8 17 23 -15 addi \$s7, \$s1, -15

Operación

8 17 23 -15 addi \$s7, \$s1, -15

Operación

8 17 23 -15 addi \$s7, \$s1, -15

Operación

8 17 23 -15 addi \$s7, \$s1, -15

Chapter 6 < 43>

# computer Architectur

## Programación

- Lenguajes de alto nivel:
  - Ejemplos: C, Java, Python
  - Escritos a un nivel de abstracción mas alto
- El software de alto nivel comúnmente esta construido con:
  - Sentencias if/else
  - Ciclos for
  - Ciclos while
  - arreglos
  - Llamados de función

Chapter 6 <44>

## Ada Lovelace, 1815-1852

- Escribió el primer programa computacional
- Su programa calculo los números de Bernoulli en la maquina analítica de Charles Babbage
- Ella fue la hija del poeta Lord Byron



Chapter 6 <45>

# **emputer Architecture**

## Instrucciones lógicas

### and, or, xor, nor

- and: util para enmascar bits
  - Enmascarar todos excepto el byte menos significativo de un valor:
     CONTRACTOR DE CONTRACTOR

0xF234012F AND 0x000000FF = 0x0000002F

- or: util para **combinar** campos de bit
  - Combine 0xF2340000 con 0x000012BC: 0xF2340000 OR 0x000012BC = 0xF23412BC
- nor: util parar invertir bits:
  - A NOR \$0 = NOT A

### andi, ori, xori

- El inmediato de 16-bit es extendido con cero (no es extendido con signo)
- nori no se necesitado

Chapter 6 <46>

| tur                  | Instrucciones Lógicas Ejemplo 1 |       |       |      |              |        |      |      |         |        |      |      |      |
|----------------------|---------------------------------|-------|-------|------|--------------|--------|------|------|---------|--------|------|------|------|
| computer Architectur |                                 |       |       |      |              |        |      | Soi  | urce F  | Regist | ers  |      |      |
| Y                    |                                 |       |       |      | \$s1         | 1111   | 1111 | 1111 | 1111    | 0000   | 0000 | 0000 | 0000 |
| C                    |                                 |       |       |      | \$s2         | 0100   | 0110 | 1010 | 0001    | 1111   | 0000 | 1011 | 0111 |
| 47                   | Assembly Code                   |       |       |      |              | Result |      |      |         |        |      |      |      |
|                      | and                             | \$s3, | \$s1, | \$s2 | \$s3         |        |      |      |         |        |      |      |      |
|                      | or                              | \$s4, | \$s1, | \$s2 | <b>\$</b> s4 |        |      |      |         |        |      |      |      |
| t                    | xor                             | \$s5, | \$s1, | \$s2 | <b>\$</b> s5 |        |      |      |         |        |      |      |      |
| 3                    | nor                             | \$s6, | \$s1, | \$s2 | <b>\$</b> s6 |        |      |      |         |        |      |      |      |
| 0                    |                                 |       |       |      |              |        |      | •    |         |        | •    | •    |      |
| 3                    |                                 |       |       |      |              |        |      |      |         |        |      |      |      |
| 100                  |                                 |       |       |      |              |        |      | Cha  | apter 6 | <47>   |      |      |      |

## Instrucciones Lógicas Ejemplo 1 computer Architectui **Source Registers** \$\$2 0100 0110 1010 0001 1111 0000 1011 0111 **Assembly Code** Result and \$s3, \$s1, \$s2 \$s4, \$s1, \$s2 \$\$4 | 1111 | 1111 | 1111 | 1111 | 10000 | 1011 | 0111 \$s5 1011 1001 0101 1110 1111 0000 1011 0111 xor \$s5, \$s1, \$s2 \$\$6 |0000 |0000 |0000 |0000 |1111 |0100 |1000 nor \$s6, \$s1, \$s2 Chapter 6 <48>

| Instrucciones Lógicas |      |       |         |        |      |      |        |         |         |        |      |      |      |
|-----------------------|------|-------|---------|--------|------|------|--------|---------|---------|--------|------|------|------|
| computer Architectur  |      |       |         |        |      |      |        |         |         |        |      |      |      |
| 1                     |      |       |         |        |      |      |        | So      | urce \  | /alues | 6    |      |      |
| 77                    |      |       |         |        | \$s1 | 0000 | 0000   | 0000    | 0000    | 0000   | 0000 | 1111 | 1111 |
|                       |      |       |         |        | imm  | 0000 | 0000   | 0000    | 0000    | 1111   | 1010 | 0011 | 0100 |
| N.                    | A    | ssemb | ly Code | е      |      | •    | zero-e | ktended | Resi    | ult    |      |      |      |
|                       | andi | \$s2, | \$s1,   | 0xFA34 | \$s2 |      |        |         |         |        |      |      |      |
| T T                   | ori  | \$s3, | \$s1,   | 0xFA34 | \$s3 |      |        |         |         |        |      |      |      |
| 5                     | xori | \$s4, | \$s1,   | 0xFA34 | \$s4 |      |        |         |         |        |      |      |      |
| 10                    |      |       |         |        |      |      |        |         |         |        |      |      |      |
|                       |      |       |         |        |      |      |        |         |         |        |      |      |      |
| 2                     |      |       |         |        |      |      |        |         |         |        |      |      |      |
| Ü                     |      |       |         |        |      |      |        | Chap    | ter 6 < | <49>   |      |      |      |



## Instrucciones Shift (Desplazamiento)

- sll: desplazamiento lógico a la izquierda
  - Ejemplo: sll \$t0, \$t1, 5 # \$t0 <= \$t1 << 5</pre>
- srl: desplazamiento lógico a la derecha
  - Ejemplo: srl \$t0, \$t1, 5 # \$t0 <= \$t1 >> 5
- sra: desplazamiento aritmetico a la derecha
  - Ejemplo: sra \$t0, \$t1, 5 # \$t0 <= \$t1 >>> 5

Chapter 6 <51>

# computer Architectur

### Instrucciones de Desplazamiento Variable

- sllv: desplazamiento variable lógico a la izquierda
  - **Ejemplo:** sllv \$t0, \$t1, \$t2 # \$t0 <= \$t1 << \$t2</p>
- srlv: desplazamiento variable lógico a la derecha
  - **Ejemplo:** srlv \$t0, \$t1, \$t2 # \$t0 <= \$t1 >> \$t2
- srav: desplazamiento variable aritmético a la derecha
  - **Ejemplo**: srav \$t0, \$t1, \$t2 # \$t0 <= \$t1 >>> \$t2

Chapter 6 <52>

## Instrucciones de Desplazamiento

| Assemb    | oly Co | ode |        | Field Values |        |        |        |        |  |  |  |
|-----------|--------|-----|--------|--------------|--------|--------|--------|--------|--|--|--|
|           |        |     | ор     | rs           | rt     | rd     | shamt  | funct  |  |  |  |
| sll \$t0, | \$s1,  | 2   | 0      | 0            | 17     | 8      | 2      | 0      |  |  |  |
| srl \$s2, | \$s1,  | 2   | 0      | 0            | 17     | 18     | 2      | 2      |  |  |  |
| sra \$s3, | \$s1,  | 2   | 0      | 0            | 17     | 19     | 2      | 3      |  |  |  |
|           |        |     | 6 hits | 5 hits       | 5 hits | 5 hits | 5 hits | 6 hits |  |  |  |

### Machine Code

| ор     | rs     | rt     | rd     | shamt  | funct  |              |
|--------|--------|--------|--------|--------|--------|--------------|
| 000000 | 00000  | 10001  | 01000  | 00010  | 000000 | (0x00114080) |
| 000000 | 00000  | 10001  | 10010  | 00010  | 000010 | (0x00119082) |
| 000000 | 00000  | 10001  | 10011  | 00010  | 000011 | (0x00119883) |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits | •            |

Chapter 6 <53>

# mputer Architectur

## Generando Constantes

addi usa constantes de 16-bit:

### Código C

// int es una palabra con signo de 32-bit

int a = 0x4f3c;

### Codigo Ensamblador MIF

# \$s0 = a addi \$s0, \$0, 0x4f3c

 load upper immediate (lui) y ori usan constantes de 32-bit:

### Código C

int a = 0xFEDC8765;

### Codigo Ensamblador MI

# \$s0 = a lui \$s0, 0xFEDC ori \$s0, \$s0, 0x8765

Chapter 6 <54>

## Multiplicación, División

- Registros especiales: lo, hi
- Multiplicación de 32 bits x 32 bits, Resultado de 64 bit
  - mult \$s0, \$s1
  - Resultado en {hi, lo}
- División de 32-bit, cociente de 32-bit, resto
  - div \$s0, \$s1
  - Cociente en lo
  - Resto in hi
- Mueve desde los registros especiales lo/hi
  - mflo \$s2

Chapter 6 <55>

# mputer Architectur

## Bifurcación (Branching)

- Ejecute instrucciones fuera de la secuencia
- Tipos de bifurcaciones:
  - Condicional
    - branch if equal (beq)
    - branch if not equal (bne)
  - Incondicional
    - jump (j)
    - jump con registro (jr)
    - jump y link (jal)

Chapter 6 <56>

## Revisión: Programa Almacenado

| As   | sembl | Machine Code |      |            |
|------|-------|--------------|------|------------|
| lw   | \$t2, | 32(\$0       | 9)   | 0x8C0A0020 |
| add  | \$s0, | \$s1,        | \$s2 | 0x02328020 |
| addi | \$t0, | \$s3,        | -12  | 0x2268FFF4 |
| sub  | \$t0, | \$t3,        | \$t5 | 0x016D4022 |

### Stored Program



# nputer Architectur

## Bifurcación condicional (beq)

### # Assembler MIPS

```
addi $$0, $0, 4  # $$0 = 0 + 4 = 4

addi $$1, $0, 1  # $$1 = 0 + 1 = 1

$$1 $$1, $$1, 2  # $$1 = 1 << 2 = 4

beq $$0, $$1, target # esta rama es elegida
```

addi \$s1, \$s1, 1 # no se ejecuta sub \$s1, \$s1, \$s0 # no se ejecuta

target: # label/etiqueta add \$\$1, \$\$1, \$\$0 # \$\$1 = 4 + 4 = 8

La etiqueta o label indica la ubicación de la instrucción No se pueden usar palabras reservadas y deben ser seguidas por dos puntos (:)

Chapter 6 <58>

## La rama no elegida (bne)

### **# Asembler MIPS**

```
addi
          $s0, $0, 4
                          # $s0 = 0 + 4 = 4
 addi
           $s1, $0, 1
                          # \$s1 = 0 + 1 = 1
 sll $s1, $s1, 2
                   # \$s1 = 1 << 2 = 4
 bne
          $s0, $s1, target # rama no elegida
 addi
          $s1, $s1, 1
                            # \$s1 = 4 + 1 = 5
 sub
          $s1, $s1, $s0
                           # \$s1 = 5 - 4 = 1
target:
 add
          $s1, $s1, $s0
                          # \$s1 = 1 + 4 = 5
```

Chapter 6 <59>

# computer Architectur

## Bifurcación incondicional (j)

### **# Assembler MIPS**

```
addi $s0, $0, 4
                         # $s0 = 4
                         # \$s1 = 1
 addi $s1, $0, 1
         target
                    # salte a target
                         # no se ejecuta
 sra
         $s1, $s1, 2
         $s1, $s1, 1
                         # no se ejecuta
 addi
 sub
         $$1, $$1, $$0 # no se ejecuta
target:
 add
         $$1,$$1,$$0 # $$1 = 1 + 4 = 5
```

Chapter 6 <60>

## Bifurcación incondicional (jr)

### **# Asembler MIPS**

**0x00002000** addi \$s0, \$0, 0x2010

**0x00002004** jr \$s0

 0x00002008
 addi \$\$1, \$0, 1

 0x0000200C
 sra \$\$1, \$\$1, 2

 0x00002010
 lw \$\$3, 44(\$\$1)

jr es una instrucción tipo-R.

Chapter 6 <61>

# computer Architectur

## Componentes de código de alto nivel

- Sentencias if
- Sentencias if-else
- Ciclos while
- Ciclos for

Chapter 6 <62>

## Sentencia If

### Código C

if (i == j)f = g + h;

f = f - i;

### Código Asembler MIPS

# \$s0 = f, \$s1 = g, \$s2 = h# \$s3 = i, \$s4 = j

Chapter 6 <63>

# computer Architectu

## Sentencia If

### Código C

if (i == j)f = g + h;

f = f - i;

### Código Asembler MIPS

# \$s0 = f, \$s1 = g, \$s2 = h# \$s3 = i, \$s4 = j

bne \$s3, \$s4, L1 add \$s0, \$s1, \$s2

L1: sub \$s0, \$s0, \$s3

Asembler testea caso opuesto (i != j) al código de alto nivel (i == j)

¿Por qué conviene esto?

Chapter 6 <64>

## Sentencia If/Else

### Código C

### **Código Asembler MIPS**

```
if (i == j)
  f = g + h;
else
  f = f - i;
```

Chapter 6 <65>

# computer Architectui

## Sentencia If/Else

### Código C

## if (i == j) f = g + h; else f = f - i;

### Código Asembler MIPS

```
# $s0 = f, $s1 = g, $s2 = h

# $s3 = i, $s4 = j

bne $s3, $s4, L1

add $s0, $s1, $s2

j done

L1: sub $s0, $s0, $s3

done:
```

Chapter 6 <66>

## Ciclos While

### Codigo C

### Código Asembler MIPS

```
// determina la potencia
// de x tal que 2^{x} = 128
int pow = 1;
int x = 0;
while (pow != 128) {
 pow = pow * 2;
x = x + 1;
```

Assembler testea el caso opuesto (pow == 128) al codigo C (pow != 128).

Chapter 6 <67>

# computer Architectu

## Ciclos While

### Código C

```
// determina la potencia
// de x tal que 2^{x} = 128
int pow = 1;
int x = 0;
while (pow != 128) {
 pow = pow * 2;
 x = x + 1;
```

### Código Asembler MIPS

```
# $s0 = pow, $s1 = x
    addi $s0, $0, 1
    add $s1, $0, $0
    addi $t0, $0, 128
while: beq $s0, $t0, done
    sll $s0, $s0, 1
    addi $s1, $s1, 1
    j while
done:
```

Asembler testa el caso opuesto (pow == 128) al código C (pow != 128).

Chapter 6 < 68>

## Ciclos For

for (inicialización; condición; operación del loop) sentencia

- inicialización: lo ejecuta antes que parta el loop
- condición: es testeada al comienzo de cada iteración
- Operación del ciclo: se ejecuta al final de cada iteración
- sentencia: se ejecuta cada vez que la condiciona se cumpla

Chapter 6 <69>

# mputer Architectur

## Ciclos For

### Código de alto nivel

```
// sume los números del 0 al 9 int sum = 0; int i; for (i=0; i!=10; i=i+1) \{ \\ sum = sum + i; \}
```

### Código Asembler MIPS

# \$s0 = i, \$s1 = sum

Chapter 6 < 70>

## Ciclos For

### Código C

```
// sume los números del 0 al 9 int sum = 0; int i; for (i=0; i!=10; i = i+1) {    sum = sum + i; }
```

### Código asembler MIPS

Chapter 6 <71>

# computer Architectur

## Ciclos For

### Código C

```
// sume los números del 0 al 9 int sum = 0; int i; for (i=0; i!=10; i = i+1) { sum = sum + i; }
```

### Código asembler MIPS

```
# $s0 = i, $s1 = sum
    addi $s1, $0, 0
    add $s0, $0, $0
    addi $t0, $0, 10

for: beq $s0, $t0, done
    add $s1, $s1, $s0
    addi $s0, $s0, 1
    j for

done:
```

Chapter 6 <72>

## Comparacion menor que

### Código C

```
// sume las potencias de 2 

// desde 1 hasta 100 

int sum = 0; 

int i; 

for (i=1; i < 101; i = i*2) { 

sum = sum + i; 

}
```

### Código asembler MIPS

Chapter 6 <73>

## mputer Architectur

## Comparacion menor que

### Código C

```
// sume las potencias de 2 

// desde 1 hasta 100 

int sum = 0; 

int i; 

for (i=1; i < 101; i = i*2) { 

sum = sum + i; 

}
```

### **Codigo asembler MIPS**

```
# $s0 = i, $s1 = sum
addi $s1, $0, 0
addi $s0, $0, 1
addi $t0, $0, 101
loop: slt $t1, $s0, $t0
beq $t1, $0, done
add $s1, $s1, $s0
sll $s0, $s0, 1
j loop
done:
```

```
$t1 = 1 \text{ if } i < 101
```

Chapter 6 <74>

## Arreglos

- Queremos acceder a grandes volúmenes de datos similares
- Indice: accede a cada elemento
- Tamaño: numero de elementos

Chapter 6 <75>

# computer Architectur

## Arreglos

- Arreglo de 5 elementos
- Dirección base = 0x12348000 (dirección del primer elemento, array[0])
- El primer paso al acceder a un arreglo: cargar dirección base en un registro



Chapter 6 < 76>

## Accediendo a un Arreglo

```
// Código C
int array[3]9
```

array[.]: array[.]( 09 array[/]: array[/]( 09

Chapter 6 <77>

# mputer Architectur

## Accediendo a un Arreglo

### // Código C

int array[3]9

array[.]: array[.](09 array[/]: array[/](09

### # Código asembler MIPS

# \$s0 = dirección base del arreglo

lw \$t/\*. &\$s.' # \$t/: array[.]
sll \$ \$t/\*\$t/\*/ # \$t/: \$ \$t/ (0
sw \$t/\*. &\$s.' # array[.]: \$t/

lw \$t/\*2&\$s.' # \$ \$t/: array[/]
sll \$t/\*\$t/\*/ # \$ \$t/: \$ \$t/(0)
sw \$t/\*2&\$s.' # array[/]: \$ \$t/

Chapter 6 < 78>

### Usando un For para acceder a un Arreglo

```
// Código C
  int array[1000];
  int i;

for (i=0; i < 1000; i = i + 1)
      array[i] = array[i] * 8;

# Código Asembler MIPS
# $s0 = dirección base del arreglo, $s1 = i</pre>
```

Chapter 6 < 79>

# computer Architectur

### Usando un For para acceder a un Arreglo

```
# Codigo asembler MIPS
# $s0 = direccion base del arreglo, $s1 = i
# codigo de inicionalización
 lui $s0, 0x23B8
                      # $s0 = 0x23B80000
 ori $s0, $s0, 0xF000 # $s0 = 0x23B8F000
 addi $s1, $0, 0
                     #i = 0
 addi $t2, $0, 1000
                      # $t2 = 1000
loop:
 slt $t0, $s1, $t2
                     # i < 1000?
                      # en caso contrario fin (done)
 beq $t0, $0, done
 sll $t0, $s1, 2
                    # $t0 = i * 4 (offset del byte)
 add $t0, $t0, $s0
                      # dirección de array[i]
 lw $t1, 0($t0)
                    # $t1 = array[i]
 sll $t1, $t1, 3
                   # $t1 = array[i] * 8
 sw $t1, 0($t0)
                     \# array[i] = array[i] * 8
 addi $s1, $s1, 1
                      \# i = i + 1
j loop
                 # repetir
done:
                                  Chapter 6 <80>
```

## Código ASCII

- American Standard Code for Information Interchange
- Cada carácter tiene un valor único en byte
  - Por ejemplo, S = 0x53, a = 0x61, A = 0x41
  - Las minúsculas y mayúsculas difieren en 0x20 (32)

Chapter 6 <81>

# computer Architectur

## Tabla de caracteres

| #  | Char       | #  | Char | #  | Char | #  | Char | #  | Char | #  | Cha |
|----|------------|----|------|----|------|----|------|----|------|----|-----|
| 20 | space      | 30 | 0    | 40 | @    | 50 | P    | 60 |      | 70 | р   |
| 21 | 1          | 31 | 1    | 41 | A    | 51 | Q    | 61 | a    | 71 | q   |
| 22 | "          | 32 | 2    | 42 | В    | 52 | R    | 62 | Ь    | 72 | r   |
| 23 | #          | 33 | 3    | 43 | С    | 53 | S    | 63 | с    | 73 | s   |
| 24 | \$         | 34 | 4    | 44 | D    | 54 | Т    | 64 | d    | 74 | t   |
| 25 | %          | 35 | 5    | 45 | Е    | 55 | U    | 65 | е    | 75 | u   |
| 26 | &          | 36 | 6    | 46 | F    | 56 | ٧    | 66 | f    | 76 | ٧   |
| 27 | 1          | 37 | 7    | 47 | G    | 57 | W    | 67 | g    | 77 | W   |
| 28 | (          | 38 | 8    | 48 | Н    | 58 | Х    | 68 | h    | 78 | х   |
| 29 | )          | 39 | 9    | 49 | I    | 59 | γ    | 69 | i    | 79 | у   |
| 2A | *          | зА | :    | 4A | J    | 5A | Z    | 6A | j    | 7A | z   |
| 2B | +          | 3B | :    | 4B | К    | 5B | [    | 6B | k    | 7B | 1   |
| 2C | ,          | 3C | <    | 4C | L    | 5C | 1    | 6C | 1    | 7C |     |
| 2D | <u>=</u> : | 3D | -    | 4D | М    | 5D | 1    | 6D | m    | 7D | }   |
| 2E | 10         | 3E | >    | 4E | N    | 5E | Λ    | 6E | n    | 7E | ~   |
| 2F | 1          | 3F | 7    | 4F | 0    | 5F |      | 6F | 0    |    |     |

Chapter 6 <82>

## Llamada de Funciones

- El llamador (Caller): la función que llama (en este caso, main)
- El destino (Callee): la función llamada (en este caso, suma)

```
Código C
void main()
{
   int y;
   y = suma(42, 7);
   ...
}
int suma(int a, int b)
{
   return (a + b);
}
```

Chapter 6 <83>

## omputer Architectur

## Convenciones para funciones

- Llamador (Caller):
  - pasa argumentos al destino
  - Salta al destino
- Destino (Callee):
  - ejecuta la función
  - retorna resultado al llamador
  - retorna al punto de la llamada
  - No debe sobrescribir registros o memoria asignada al llamador

Chapter 6 <84>

### Convenciones para Funciones MIPS

- Para llamar a función: salto y enlace (jal)
- Return de una función: salto de registro (jr)
- Argumentos: \$a. +\$a1
- Valor de retorno: \$v.

Chapter 6 <85>

# computer Architectur

## Llamada de una función

```
      Código C
      Código asembler MIPS

      int main() {
      0x00400200 main: jal simple

      a = b + c;
      0x00400204 add $s0, $s1, $s2

      ...
      ...

      void simple() {
      0x00401020 simple: jr $ra

      return;
      0x00401020 simple: jr $ra
```

void significa que simple no retorna ningún valor

Chapter 6 <86>

## Llamadas a una Función

```
Código asembler MIPS
 Código C
 int main() {
  simple();
                        0x00400200 main: jal simple
  a = b + c;
                        0x00400204
                                        add $s0, $s1, $s2
 void simple() {
                        0x00401020 simple: jr $ra
  return;
 }
jal: salta a simple
      ra = PC + 4 = 0x00400204
jr $ra: salta a la dirección en $ra (0x00400204)
                                      Chapter 6 <87>
```

# computer Architectui

### Entrada de Argumentos & Valor de retorno

### **Convenciones MIPS:**

- Valores de argumentos: \$a0 \$a3
- Valor de retorno: \$v0

Chapter 6 <88>

### Entrada de Argumentos & Valor de retorno

```
Código C
int main()
{
   int y;
   ...
   y = diffofsums(2, 3, 4, 5); // 4 argumentos
   ...
}
int diffofsums(int f, int g, int h, int i)
{
   int result;
   result = (f + g) - (h + i);
   return result; // valor de retorno
}
```

Chapter 6 <89>

# computer Architectu

### Entrada de Argumentos & Valor de retorno

### **Codigo asembler MIPS**

```
# $s0 = y
main:
 addi $a0, $0, 2 # argumento 0 = 2
 addi $a1, $0, 3 # argumento 1 = 3
 addi $a2, $0, 4 # argumento 2 = 4
 addi $a3, $0, 5  # argumento 3 = 5
 jal diffofsums # llamada a Función
 add $s0, $v0, $0 # y = valor retornado
# $s0 = resultado
diffofsums:
 add $t0, $a0, $a1 # $t0 = f + g
 add $t1, $a2, $a3 # $t1 = h + i
 sub $s0, $t0, $t1 # resultado = (f + g) - (h + i)
 add $v0, $s0, $0 # pon valor retornado en $v0
              # retornar al llamador
 jr $ra
                                     Chapter 6 <90>
```

45

### Entrada de Argumentos & Valor de retorno

### **Codigo asembler MIPS**

```
# $50 = resultado diffofsums:
add $t0, $a0, $a1 # $t0 = f + g
add $t1, $a2, $a3 # $t1 = h + i
sub $s0, $t0, $t1 # resultado = (f + g) - (h + i)
add $v0, $s0, $0 # pon valor retornado en <math>$v0
jr $ra # retornar al llamador
```

- diffofsums sobrescribe 3 registros: \$t0, \$t1, \$s0
- diffofsums puede usar una *pila* para guardar temporalmente esos registros

Chapter 6 <91>

# computer Architectur

## La Pila o Stack

- Memoria utilizada para guardar temporalmente las variables
- Al igual que una pila de platos, el último en entrar, es el primero en salir (LIFO)
- Se expande: utiliza más memoria cuando se necesita más espacio
- **Se contrae**: utiliza menos memoria cuando el espacio ya no es necesario

Chapter 6 <92>



## La Pila

- Crece hacia abajo (desde las direcciones de memoria mas altas hacia las mas bajas)
- Stack pointer: \$sp apunta al tope de la pila



## mputer Architectu

### Como las Funciones usan la Pila

- Las funciones llamadas no deben producir efectos colaterales
- Pero diffofsums sobrescribe 3 registros: \$t0, \$t1, \$s0

### # Asembler MIPS # \$s0 = result

```
# $50 = result
diffofsums:
add $t0, $a0, $a1 # $t0 = f + g
add $t1, $a2, $a3 # $t1 = h + i
sub $s0, $t0, $t1 # result = (f + g) - (h + i)
add $v0, $s0, $0 # pon valor retornado en $v0
jr $ra # retornar al llamador
```

Chapter 6 <94>

### Almacenando los valores de los registros en la Pila

```
# $s0 = result
diffofsums:
 addi $sp, $sp, -12 # Haga espacio en la pila
             # para guardar 3 registros
     $s0, 8($sp) # guarde $s0 en la pila
 sw $t0, 4($sp) # guarde $t0 en la pila
 sw $t1, 0($sp)
                   # guarde $t1 en la pila
 add $t0, $a0, $a1 # $t0 = f + g
add $t1, $a2, $a3 # $t1 = h + i
sub $s0, $t0, $t1 # result = (f + g) - (h + i)
 add $v0, $s0, $0 # pon valor retornado en $v0
                  # restaure $t1 desde la pila
    $t1, 0($sp)
    $t0, 4($sp) # restaure $t0 desde la pila
    $s0, 8($sp) # restaure $s0 desde la pila
 addi $sp, $sp, 12 # Libere espacio de la pila
             # retorne al llamador
jr $ra
```

Chapter 6 <95>

### La pila durante la llamada de diffofsums computer Architectu Address Data Address Data Address Data FC <−-\$sp FC ? FC ? -\$sp stack frame F4 F0 F8 \$s0 F8 F4 \$t0 F4 F0 F0 \$t1 -\$sp F0 (a) (b) (c) Chapter 6 <96>

## Registros

| Preservado                 | No preservado                |
|----------------------------|------------------------------|
| Guardados por destino      | Guardados por el<br>llamador |
| \$s0-\$s7                  | \$t0-\$t9                    |
| \$ra                       | \$a0-\$a3                    |
| \$sp                       | \$v0-\$v1                    |
| La pila esta sobre<br>\$sp | La pila esta debajo<br>\$sp  |

Chapter 6 <97>

# computer Architectur

## Múltiples llamadas de Funciones

```
proc1:
addi $sp, $sp, -4 # Haga espacio en la pila
sw $ra, 0($sp) # Guarde $ra en la pila
jal proc2
```

lw \$ra, 0(\$sp) # restaure \$ra desde la pila
addi \$sp, \$sp, 4 # libere espacio de la pila
jr \$ra # retorne al llamador

Chapter 6 <98>

## Almacenando registros guardados en

```
# $s0 = result
diffofsums:

addi $sp, $sp, -4 # haga espacio en la pila para
# almacenar un registro

sw $s0, 0($sp) # guarde $s0 en la pila
# no necesita guardar $t0 o $t1

add $t0, $a0, $a1 # $t0 = f + g
add $t1, $a2, $a3 # $t1 = h + i

sub $s0, $t0, $t1 # result = (f + g) - (h + i)
add $v0, $s0, $0 # pon valor retornado en $v0

lw $s0, 0($sp) # restaure $s0 de la pila
addi $sp, $sp, 4 # libere espacio de la pila
jr $ra # retorne al llamador
```

Chapter 6 <99>

# computer Architectui

## Llamada a Función Recursiva

### Código de Alto Nivel

```
int factorial(int n) {
  if (n <= 1)
    return 1;
  else
    return (n * factorial(n-1));
}</pre>
```

Chapter 6 < 100 >

## Llamada a Función Recursiva

### **Código Asembler MIPS**

Chapter 6 < 101 >

# omputer Architectur

## Llamada a Función Recursiva

### Código Asembler MIPS

```
0x90 factorial: addi $sp, $sp, -8 # haga espacio
            sw $a0, 4($sp) # guarde $a0
0x98
            sw $ra, 0($sp) # guarde $ra
0x9C
            addi $t0, $0, 2
0xA0
            slt $t0, $a0, $t0 # n <= 1?
            beq $t0, $0, else # no: ir al else
0xA4
8Ax0
            addi $v0, $0, 1 # si: retorne 1
            addi $sp, $sp, 8 # restaure $sp
0xAC
0xB0
            jr $ra
                         # retorne
0xB4
        else: addi a0, a0, 1 \# n = n - 1
0xB8
            jal factorial
                         # llamada recursiva
0xBC
            lw $ra, 0($sp) # restaure $ra
0xC0
            lw $a0, 4($sp) # restaure $a0
0xC4
            addi $sp, $sp, 8 # restaure $sp
0xC8
            mul $v0, $a0, $v0 # n * factorial(n-1)
0xCC
            jr $ra
                         # retorne
```

Chapter 6 <102>

### Pila Durante llamadas recursivas computer Architectu Address Data Address Data Address Data FC FC FC \$sp \$v0 = 6 F8 F8 F8 \$a0 (0x3) \$a0 (0x3) \$a0 = 3F4 F4 F4 <−\$sp \$ra \$sp $v0 = 3 \times 2$ F0 F0 \$a0 (0x2) F0 \$a0 (0x2) EC \$a0 = 2EC \$ra (0xBC) \$ra (0xBC) **←**\$sp EC $$v0 = 2 \times 1$ E8 \$a0 (0x1) \$a0 (0x1) \$a0 = 1 E4 E4 \$ra (0xBC) **←**\$sp E4 \$ra (0xBC) -\$sp E0 E0 E0 DC DC DC Chapter 6 < 103 >

# computer Architectur

## Resumen Llamada a Función

### Llamador (Caller)

- Ponga los argumentos in \$a. +\$a1
- Guarde cualquier registro necesario (\$ra, quizás \$t. <del>\$</del>t7)
- jal destino&allee'
- Restaure registros
- Busque resultado en \$v.

### Destino (Callee)

- Guarde registros que pueden ser sobrescritos &s. + \$s5)
- Ejecute función
- Ponga resultado en \$v.
- Restaure registros
- jr \$ra

Chapter 6 <104>

## Modos de Direccionamiento

## ¿Como direccionamos los operandos?

- · Solo por Registro
- Inmediato
- Con Direccionamiento Base
- Relativo al PC
- Pseudo Directo

Chapter 6 < 105 >

# computer Architectur

## Modos de Direccionamiento

### **Solo Por Registro**

- Los Operandos se encuentran en registros
  - Ejemplo: add \$s0, \$t2, \$t3
  - **Ejemplo:** sub \$t8, \$s1, \$0

### **Inmediato**

- Inmediato de 16-bit es usado como operando
  - **Ejemplo:** addi \$s4, \$t5, -73
  - **Ejemplo:** ori \$t3, \$t7, 0xFF

Chapter 6 < 106 >

## Modos de Direccionamiento

### **Direccionamiento Base**

- Dirección del operando es:
   Dirección base + inmediato con signoextendido
  - Ejemplo: lw \$s4, 72(\$0)
    - dirección = \$0 + 72
  - Ejemplo: sw \$t2, -25(\$t1)
    - dirección = \$t1 25

Chapter 6 < 107 >

# computer Architectur

## Modos de Direccionamiento

## Direccionamiento relativo al PC

**0x10** beq \$t0, \$0, else **0x14** addi \$v0, \$0, 1

**0x18** addi \$sp, \$sp, i

**0x1C** jr \$ra

**0x20** else: addi \$a0, \$a0, -1

**0x24** jal factorial

Chapter 6 < 108 >

### Modos de Direccionamiento computer Architectu **Direccionamiento Pseudo**directo 0x0040005C jal suma **0x004000A0** suma: add \$v0, \$a0, \$a1 JTA 0000 0000 0100 0000 0000 0000 1010 0000 (0x004000A0) 26-bit addr 0000 0000 0100 0000 0000 0000 1010 0000 (0x0100028) Machine Code Field Values 000011 00 0001 0000 0000 0000 0010 1000 (0x0C100028) 0x0100028 26 bits Chapter 6 < 109 >



## Grace Hopper, 1906-1992

- Se graduó de la Universidad de Yale con un Ph.D. en matemáticas
- Desarrollo el primer compilador
- Ayudo a desarrollar el lenguaje de programación COBOL
- Oficial Naval muy galardonada
- Recibió la Medalla Victoria de la II Guerra Mundial y la Medalla al Servicio de la Defensa de los EEUU, y muchas otras mas



Chapter 6 <111>

# omputer Architectur

## ¿Que se guarda en la Memoria?

- Instrucciones (también llamado texto (text))
- Datos
  - Globales/estáticas: se asignan antes que el programa parta
  - Dinámica: asignada al ejecutar el programa
- ¿Cuan grande es la memoria?
  - A lo mas  $2^{32} = 4$  gigabytes (4 GB)
  - De la dirección 0x0000000 a la 0xFFFFFFF

Chapter 6 <112>



# int f, g, y; // variables globales int main(void) { f = 2; g = 3; y = suma(f, g); return y; } int suma(int a, int b) { return (a + b); } Chapter 6 < 114>

### Ejemplo Programa: Asembler MIPS .data int f, g, y; // Var global f: g: y: int main(void) .text main: addi \$sp, \$sp, -4 # stack frame sw \$ra, 0(\$sp) # guarde \$ra addi \$a0, \$0, 2 # \$a0 = 2f = 2;sw \$a0, f # f = 2g = 3;addi \$a1, \$0, 3 # \$a1 = 3sw \$a1, g # g = 3y = suma(f, g);# llamar suma jal suma return y; sw \$v0, y # y = suma()lw \$ra, 0(\$sp) # restaure \$ra addi \$sp, \$sp, 4 # restaure \$sp int suma(int a, int b) { jr \$ra # retorne al SO return (a + b); suma: add v0, a0, a1 # v0 = a + bjr \$ra # retornar

## Iter Architect

## Programa Ejemplo: Tabla de Símbolos

| Símbolo | Dirección |
|---------|-----------|
|         |           |
|         |           |
|         |           |
|         |           |
|         |           |

Cargue programa en SPIM e identifique la dirección de cada símbolo

Chapter 6 <116>

Chapter 6 <115>

## Programa Ejemplo: Tabla de Símbolos

| Símbolo | Dirección   |
|---------|-------------|
| f       | 0x100000000 |
| g       | 0x10000004  |
| У       | 0x10000008  |
| main    | 0x00400000  |
| sum     | 0x0040002C  |

Chapter 6 <117>

# computer Architectur

## Programa Ejemplo: Ejecutable

| Executable file header | Text Size       | Data Size      |                        |
|------------------------|-----------------|----------------|------------------------|
|                        | 0x34 (52 bytes) | 0xC (12 bytes) |                        |
| Text segment           | Address         | Instruction    |                        |
|                        | 0x00400000      | 0x23BDFFFC     | addi \$sp, \$sp, -4    |
|                        | 0x00400004      | 0xAFBF0000     | sw \$ra, 0 (\$sp)      |
|                        | 0x00400008      | 0x20040002     | addi \$a0, \$0, 2      |
|                        | 0x0040000C      | 0xAF848000     | sw \$a0, 0x8000 (\$gp) |
|                        | 0x00400010      | 0x20050003     | addi \$a1, \$0, 3      |
|                        | 0x00400014      | 0xAF858004     | sw \$a1, 0x8004 (\$gp) |
|                        | 0x00400018      | 0x0C10000B     | jal 0x0040002C         |
|                        | 0x0040001C      | 0xAF828008     | sw \$v0, 0x8008 (\$gp) |
|                        | 0x00400020      | 0x8FBF0000     | lw \$ra, 0 (\$sp)      |
|                        | 0x00400024      | 0x23BD0004     | addi \$sp, \$sp, -4    |
|                        | 0x00400028      | 0x03E00008     | jr \$ra                |
|                        | 0x0040002C      | 0x00851020     | add \$v0, \$a0, \$a1   |
|                        | 0x00400030      | 0x03E00008     | jr \$ra                |
| Data segment           | Address         | Data           |                        |
|                        | 0x10000000      | f              |                        |
|                        | 0x10000004      | g              |                        |
|                        | 0x10000008      | у              |                        |
|                        |                 |                |                        |

Chapter 6 <118>

### Programa Ejemplo: En Memoria computer Architectu Address Memory Reserved -\$sp = 0x7FFFFFC Stack † Heap 0x1001000 ← \$gp = 0x10008000 0x10000000 0x03E00008 0xAF828008 0xAF858004 0xAFBF0000 0x23BDFFFC ←-PC = 0x00400000 Reserved Chapter 6 <119>

## Misceláneo

- Pseudo-instrucciones
- Excepciones

computer Architectu

- Instrucciones con signo y sin signo
- Instrucciones con punto flotante

Chapter 6 <120>

## Pseudo-instrucciones

| Pseudoinstrucci     | Instrucciones MIPS  |
|---------------------|---------------------|
| ón                  |                     |
| li \$s0, 0x1234AA77 | lui \$s0, 0x1234    |
|                     | ori \$s0, 0xAA77    |
| clear \$t0          | add \$t0, \$0, \$0  |
| move \$s1, \$s2     | add \$s2, \$s1, \$0 |
| nop                 | sll \$0, \$0, 0     |

Chapter 6 <121>

## **emputer Architectur**

## Excepciones

- Llamadas a funciones no agendadas al manager de excepciones (exception handler)
- Causado por:
  - Hardware, también llamadas interrupción, e.g., teclado
  - Software, también llamadas traps (trampas), e.g., instrucción no definidas
- Cuando una excepción ocurre, el procesador:
  - Registre la causa de la excepción
  - Saltar al manager de excepciones (en dirección de instrucciones 0x80000180)
  - Retornar al programa

Chapter 6 <122>

## Causas de Excepciones

| Excepción                 | Causa      |
|---------------------------|------------|
| Interrupción de Hardware  | 0x0000000  |
| Llamada de Sistema        | 0×00000020 |
| por 0                     | 0x00000024 |
| Instrucción Indefinida    | 0x00000028 |
| Desbordamiento Aritmético | 0x0000030  |

Chapter 6 <123>

## nputer Architectur

## Mirando hacia el futuro

Por motivos de tiempo, el manejo de Excepciones y punto fijo ni punto flotante no se veran en detalle (vea referencias o consulte al profesor si le interesa)

### ¿Que viene?

**Micro-arquitectura** – construya un procesador MIPS en hardware

Traiga lápices de distintos colores

Veremos un par de casos sencillos por tiempo ...

Chapter 6 <124>

## Registros de Excepción

- No son parte de los archivos de registros
  - Cause: Registra causa de la excepción
  - EPC (Excepción del PC): Registra PC donde la excepcion ocurrió
- EPC y Cause: parte del Coprocesador
   0
- Moverse desde el Coprocesador 0
  - mfc0 \$k0, EPC
  - Mueve contenido del EPC en \$k0

Chapter 6 <125>

# computer Architectur

## Flujo de una Excepción

- Procesador guarda causa y PC de la excepción en Cause y EPC
- Procesador salta al manager de excepciones (0x80000180)
- Manager de Excepción:
  - Guardar registros en la pila
  - Leer registro Cause mfc0 \$k0, Cause
  - Maneja excepción
  - Restaura registros
  - Retorna al programa mfc0 \$k0, EPC ir \$k0

Chapter 6 <126>

### Instrucciones con Signo & Sin-Signo

- Suma y resta
- Multiplicación y división
- Set menor que

Chapter 6 <127>

# mputer Architectur

## Suma & Resta

- Con Signo: add, addi, sub
  - La misma operación como versiones sin signo
  - Pero el procesador toma la excepcion al desbordar
- Sin Signo: addu, addiu, subu
  - No toma excepción al desbordar

Nota: addiu extiende signo del inmediato

Chapter 6 <128>

## Multiplicación & División

- Con Signo: mult, div
- Sin Signo: multu, divu

Chapter 6 <129>

# computer Architectur

## Set Menor que

- Con Signo: slt, slti
- Sin Signo: sltu, sltiu

**Nota:** sltiu extiende el signo del inmediato antes de compararlo con el registro

Chapter 6 <130>

## Cargas

### Con Signo:

- Extiende signo para crear valor de bits de 32 bits para cargarlo en un registro
- Cargar la mitad de una palabra (halfword):
   Ih
- Cargar byte: lb

### Sin Signo:

- Extiende ceros para crear valor de bits de 32 bits
- Cargar media palabra sin signo: Ihu
- Cargar byte: Ibu

Chapter 6 <131>

# computer Architectur

### Instrucciones con Punto Flotante

- Coprocesador de Punto Flotante (Coprocesador 1)
- 32 registros de puntos flotante de 32-bits (\$f0-\$f31)
- Valores de Doble Precisión que se mantienen en dos registros de puntos flotantes
  - e.g., \$f0 y \$f1, \$f2 y \$f3, etc.
  - Registros de punto flotante de doble precisión: \$f0, \$f2, \$f4, etc.

Chapter 6 <132>

## Instrucciones con Puntos Flotante

| Nombre          | Numero<br>Registro     | Uso                  |
|-----------------|------------------------|----------------------|
| \$ \$fv. +\$fv/ | 0, 2                   | Valores a retornar   |
| \$ \$ft. +\$ft1 | 4, 6, 8, 10            | Variables temporales |
| \$ \$fa. +\$fa/ | 12, 14                 | Argumentos Función   |
| \$ \$ft2 +\$ft6 | 16, 18                 | Variables temporales |
| \$ \$fs. +\$fs3 | 20, 22, 24, 26, 28, 30 | Variables guardadas  |

Chapter 6 <133>

## omputer Architectur

## Formato Instrucción Tipo-F

- Opcode =  $17 (010001_2)$
- Simple precisión:
  - $cop = 16 (010000_2)$
  - add.s, sub.s, div.s, neg.s, abs.s, etc.
- Doble-precisión:
  - $cop = 17 (010001_2)$
  - add.d, sub.d, div.d, neg.d, abs.d, etc.
- 3 operandos de registros:
  - fs, ft: operandos de origen
  - fd: Operando de destino F-Type

| op     | cop    | ft     | fs     | fd     | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

Chapter 6 <134>

## Bifurcación de Punto Flotante

- Set/clear bandera (flag) de condición:fpcond
  - Igualdad: c.seq.s, c.seq.d
  - Menor que: c.lt.s, c.lt.d
  - Menor que o igual: c.le.s, c.le.d
- Bifurcacion condicional
  - bclf: cambia rama si fpcond es FALSE
  - bclt: cambia rama si fpcond es TRUE
- Cargar y Escribir
  - lwc1: lwc1 \$ft1, 42(\$s1)
  - swc1: swc1 \$fs2, 17(\$sp) Chapter 6 <135>